Autobús nuevo y original EEPROM serial 25LC512-I/P de 512 Kbit SPI
small scale integrated circuits
,integrated components
Autobús EEPROM serial de 512 Kbit SPI
Tabla de la selección del dispositivo
Número de parte VCC gama Tamaño de página Temporeros. Gamas Paquetes |
25LC512 2.5-5.5V Byte 128 I, E P, SN, SM, FRECUENCIA INTERMEDIA |
Características:
• 20 megaciclos de frecuencia de reloj máxima
• El byte y el Página-nivel escriben operaciones:
- página 128-byte
- máximo de 5 ms.
- Ningún borrado de la página o del sector requirió
• Tecnología de baja potencia del Cmos:
- Max. Write Current: 5 mA en 5.5V, 20 megaciclos
- Actual leída: 10 mA en 5.5V, 20 megaciclos
- Corriente espera: 1μA en 2.5V (powerdown profundo)
• Firma electrónica para la identificación del dispositivo
• Borrado Uno mismo-sincronizado y escribir ciclos:
- Borrado de la página (ms 5, típicos)
- Borrado del sector (10 ms/sector, típicos)
- Borrado a granel (ms 10, típicos)
• El sector escribe la protección (byte 16K/sector):
- No proteja ninguno, 1/4, el 1/2 o todo el arsenal
• El accesorio escribe la protección:
- Poder-en/del conjunto de circuitos de la protección de datos
- Write permitir el cierre
- Perno de la protección de escritura
• Alta confiabilidad:
- Resistencia: 1 millón borran/para escribir ciclos
- Retención de los datos: años >200
- Protección del ESD: >4000V
• Las gamas de temperaturas apoyaron:
- (i) industrial: -40°C a +85°C
- (e) automotriz: -40°C a +125°C
• Pb-libre y RoHS obedientes
Pin Function Table
Nombre | Función |
CS | Chip Select Input |
TAN | Los datos seriales hicieron salir |
WP | Protección de escritura |
VSS | Tierra |
SI | Los datos seriales entraron |
SCK | Entrada de reloj serial |
CONTROL | Entrada del control |
VCC | Voltaje de fuente |
Descripción:
El Microchip Technology Inc. 25LC512 es 512 una memoria serial de Kbit EEPROM con el byte-nivel y funciones seriales del página-nivel EEPROM. También ofrece las funciones del borrado de la página, del sector y del microprocesador asociadas típicamente a los productos Flash-basados. Estas funciones no se requieren para el byte o la página escribe operaciones. La memoria está alcanzada vía un autobús serial compatible periférico serial simple del interfaz (SPI). Las señales del autobús requeridas son una entrada de reloj (SCK) más datos separados en (SI) y de los datos líneas hacia fuera (TAN). El acceso al dispositivo es controlado por una entrada de Chip Select (CS).
La comunicación al dispositivo se puede detener brevemente vía el perno del control (CONTROL). Mientras que se detiene brevemente el dispositivo, las transiciones en sus entradas serán ignoradas, a excepción de Chip Select, permitiendo que el anfitrión mantenga interrupciones más prioritarias.
El 25LC512 está disponible en paquetes estándar incluyendo 8 la ventaja PDIP, SOIC, y avanzó 8 el paquete de la ventaja DFN. Todos los paquetes son Pb-libres y RoHS obedientes.
Tipos del paquete (no escalar)
Grados máximos absolutos (†)
VCC ...................................................................................................................................................... 6.5V
Todas las entradas y salidas w.r.t. VSS ................................................................................. -0.6V VCC a +1.0V
Temperatura de almacenamiento .......................................................................................................... - 65°C a 150°C
Temperatura ambiente bajo prejuicio ......................................................................................... - 40°C a 125°C
Protección del ESD en todos los pernos ..................................................................................................................... 4 kilovoltios
AVISO del †: Las tensiones sobre ésas enumeradas bajo “grados máximos absolutos” pueden causar daño permanente al dispositivo. Esto es un grado de la tensión solamente y la operación funcional del dispositivo en ésos o de ninguna otra condiciones sobre ésos indicados en los anuncios operativos de esta especificación no se implica. La exposición a las condiciones de clasificación del máximo durante un largo período de tiempo puede afectar a confiabilidad del dispositivo.
Teoría de operación
El 25LC512 es 65.536 un byte EEPROM serial diseñado para interconectar directamente con el puerto serial del interfaz periférico (SPI) de muchas de familias populares de hoy del microcontrolador, incluyendo los microcontroladores del PICTURE® del microchip. Puede también interconectar con los microcontroladores que no tienen un puerto incorporado de SPI usando las líneas discretas de la entrada-salida programadas correctamente en firmware hacer juego el protocolo de SPI.
El 25LC512 contiene un registro de instrucción de 8 bits. El dispositivo está alcanzado vía el perno del SI, con los datos que son registrados adentro en el borde de levantamiento de SCK. El perno del CS debe ser bajo y el perno del CONTROL debe ser alto para la operación entera.
BLOQUE DIAGRAMA

Memoria Flash ACCIÓN NUEVA Y ORIGINAL de IC de CPC5622A

SP706REN-L/TR Circuitos electrónicos integrados Ics Chips Microprocesadores de baja potencia Circuitos de supervisión

ISD2590P Chips de circuito integrado electrónico Dispositivos de grabación / reproducción de voz con un solo chip

Solo transmisor de SP3485CN-L/TR 3.3V 10Mbps SOIC8

74HCT245D circuito integrado Chip Transceiver Non Inverting 1 pedazo del elemento 8

Módulo del decodificador de MT8870 DTMF, módulo audio de marca del decodificador del control del teléfono

ACCIÓN NUEVA Y ORIGINAL DE CS4345-CZZR

P80C32X2BA 80C51 Chips de circuito integrado programables, circuitos digitales comunes de la familia de microcontroladores de 8 bits

El contenido de THC63LVD104C NOVO Y ORIGINAL
