Enviar mensaje
Hogar > productos > Unidad de microcontrolador MCU > LPC1788FBD208 microcontrolador de 32 bits del BRAZO Cortex-M3; hasta 512 circuitos digitales de destello del ic del kB

LPC1788FBD208 microcontrolador de 32 bits del BRAZO Cortex-M3; hasta 512 circuitos digitales de destello del ic del kB

fabricante:
Fabricante
Descripción:
FLASH 208LQFP DE IC MCU 32BIT 512KB
Categoría:
Unidad de microcontrolador MCU
Precio:
Negotiation
Forma de pago:
T/T, Western Union, Paypal
Especificaciones
voltaje de fuente (V) carril externo 3,3:
2,4 ~3,6 V
) voltaje de fuente del regulador (3,3 V):
2,4 ~3,6 V
voltaje de fuente análogo del cojín de 3,3 V:
 0,5~ +4,6 V
voltaje de entrada en el perno VBAT:
 0.5~+4.6 V
voltaje de entrada en el perno VREFP:
 0,5 ~+4,6 V
Punto culminante:

digital integrated circuits

,

linear integrated circuits

Introducción

Lista común


LM2575N-5.0 6558 NS 12+ DIP16
TNY279PN 6572 PODER 16+ DIP7
74HC244PW 6600 16+ TSSOP-20
UDN2984A 6602 ALLEGRO 16+ INMERSIÓN
IRFP064NPBF 6668 IR 16+ TO-247
74VHC373MX 6669 FSC 16+ SOP20
ISL9V2040S3S 6688 FAIRCHILD 14+ TO-263
LM248D 6699 TI 16+ SOP14
PC354N 6700 SOSTENIDO 16+ SOP-4
H21A2 6711 FAIRCHILD 15+ DIP-4
30WQ06FNTR 6752 IR 16+ SOT252
LM1117DT-1.8 6777 NS 15+ TO-252
LP2985-33DBVR 6798 TI 12+ SOT23-5
VN380SP 6798 ST 16+ HSOP10
BZD27C13P-GS08 6800 VISHAY 12+ SOD123
LM1084IS-3.3 6800 NS 16+ TO-263
PC817B 6800 SOSTENIDO 16+ DIP-4
TCET1103G 6800 VISHAY 16+ DIP-4
2SA1329 6810 TOS 16+ TO-220
LM3940IS-3.3 6820 NS 16+ TO263
BFS481 6822 14+ SOT363
24LC02BT-I/SN 6850 MICROCHIP 16+ SOP-8
L4940V85 6899 ST 16+ TO-220
IPD06N03 6997 15+ TO-252

LPC1788FBD208

microcontrolador de 32 bits del BRAZO Cortex-M3; hasta 512 circuitos digitales de destello del ic del kB

Descripción general

El LPC178x/7x es un BRAZO Cortex-M3 basó el microcontrolador para los usos integrados que requieren un nivel de la disipación de la integración y de energía baja. El Cortex-M3 es una base de la siguiente generación que ofrece mejor rendimiento que los ARM7 en la misma tarifa de reloj y otros aumentos de sistema tales como modernizado eliminan errores de características y de alto nivel de la integración del bloque de la ayuda.

La CPU Cortex-M3 incorpora una tubería de 3 etapas y tiene una arquitectura de Harvard con los ómnibus locales separados de la instrucción y de datos, así como un tercer autobús con levemente más de resultado inferior para los periférico. La CPU Cortex-M3 también incluye una unidad interna del prefetch que apoye ramas especulativas. El LPC178x/7x añade un acelerador especializado de memoria Flash para lograr rendimiento óptimo al ejecutar código del flash. El LPC178x/7x actúa en hasta 120 megaciclos de frecuencia de la CPU.

El complemento periférico del LPC178x/7x incluye el byte hasta 512 el kB de la memoria de destello del programa, hasta 96 el kB de la memoria de los datos de SRAM, hasta 4032 de la memoria de los datos de EEPROM, el regulador externo de la memoria (EMC), LCD (LPC178x único), Ethernet, el dispositivo USB/Host/OTG, un controlador dma de fines generales, cinco UARTs, tres reguladores del SSP, tres interfaces de I2C-bus, un ocho-canal, 12 el pedazo ADC, 10 un pedazo DAC, un interfaz del codificador de la cuadratura, cuatro contadores de tiempo de fines generales, dos PWMs de fines generales con seis salidas por cada uno y un control de motor PWM, un poder ultrabajo RTC con la fuente de batería separada y registrador del acontecimiento, reloj de vigilancia windowed, un CRC motor del cálculo, hasta 165 pernos de fines generales de la entrada-salida, y más. El pinout de LPC178x/7x se piensa para permitir compatibilidad de la función del perno con el LPC24xx y el LPC23xx.

Descripción del Pin

Los pernos de la entrada-salida en el LPC178x/7x son 5 V tolerantes y tener histéresis de la entrada salvo indicación contraria en la tabla abajo. Los pernos cristalinos, los pernos del poder, y los pernos del voltaje de la referencia no son 5 V tolerantes. Además, cuando los pernos se seleccionan para ser entradas del ADC, son no más 5 V tolerantes y el voltaje de entrada se debe limitar al voltaje en el perno positivo de la referencia del ADC (VREFP).

Todos los pernos portuarios que se multiplexa el Pn [m], y las funciones multiplexadas aparecen en el cuadro 3 en el orden definido por los pedazos FUNCIONALES del registro correspondiente de IOCON hasta el número usado más alto de la función. Cada perno portuario puede apoyar hasta ocho funciones multiplexadas. Los valores FUNCIONALES del registro de IOCON que son reservados se observan como ‘R’ en la tabla del tipo de conexión.

Envíe el RFQ
Común:
MOQ:
20pcs