Enviar mensaje
Hogar > productos > Gestión ICs del poder > Circuito integrado Chip Microcontrollers de MC9S08LC60LK

Circuito integrado Chip Microcontrollers de MC9S08LC60LK

fabricante:
Fabricante
Descripción:
Microcontrolador IC 40MHz de 8 bits 60KB (60K x 8) 80-FQFP DE DESTELLO (12x12) de S08 S08
Categoría:
Gestión ICs del poder
Precio:
Negotiate
Forma de pago:
T/T, Western Union, Paypal
Especificaciones
AD27-AD0:
Entradas del canal análogo
VREFH:
Alto voltaje de la referencia
VREFL:
Voltaje bajo de la referencia
VDDAD:
Fuente de alimentación análoga
VSSAD:
Tierra análoga
Punto culminante:

electronic integrated circuit

,

digital integrated circuits

Introducción

Características

Las características del módulo del ADC incluyen:

• Algoritmo linear de la aproximación sucesiva con la resolución de 12 pedazos.

• Hasta 28 entradas análogas.

• La salida dio formato en 12-, 10 - o formato justificado a la derecha de 8 bits.

• Conversión sola o continua (vuelta automática a estar desocupada después de la sola conversión).

• Tiempo de la muestra y velocidad de la conversión/poder configurables.

• Bandera completa e interrupción de la conversión.

• Reloj entrado a elección de hasta cuatro fuentes.

• Operación en espera o los modos stop3 para una operación más de poco ruido.

• Fuente asincrónica del reloj para una operación más de poco ruido.

• Disparador asincrónico a elección de la conversión del hardware.

• Automático compare con la interrupción para menos-que, o mayor o igual, valor programable.

Compare el alto registro del valor (ADCCVH)

En 12 mordidos el modo, el registro de ADCCVH lleva a cabo los cuatro pedazos superiores del pedazo 12 para comparar valor. Estos pedazos se comparan a los cuatro pedazos superiores del resultado que sigue una conversión en modo mordido 12 cuando compare la función se permite

En 10 mordidos el modo, el registro de ADCCVH lleva a cabo los dos pedazos superiores del pedazo 10 para comparar el valor (ADCV9 – ADCV8). Estos pedazos se comparan a los dos pedazos superiores del resultado que sigue una conversión en modo mordido 10 cuando compare la función se permite. En modo de 8 bits, ADCCVH no se utiliza durante compara.

Bloque diagrama

Envíe el RFQ
Común:
MOQ:
20