La salida doble de fines generales de los transistores de NPN traba 3-State 74AHCT595BQ, 115
diode rectifier circuit
,bridge rectifier circuit
CARACTERÍSTICAS
• Protección del ESD:
HBM EIA/JESD22-A114-A excede 2000 V
El milímetro EIA/JESD22-A115-A excede 200 V
CDM EIA/JESD22-C101 excede 1000 V
• Retrasos de propagación equilibrados
• Todas las entradas tienen acciones del Schmitt-disparador
• Las entradas aceptan voltajes más arriba de VCC
• Para AHC solamente: actúa con los niveles de introducción de datos del Cmos
• Para AHCT solamente: actúa con los niveles de introducción de datos de TTL
• De −40 a +85 °C especificado y from−40 a +125 USOS de °C.
• conversión de datos Serial-a-paralela
• Registro que se sostiene teledirigido.
DESCRIPCIÓN
Los 74AHC/AHCT595 son dispositivos de alta velocidad de la Si-puerta Cmos y son perno compatible con la energía baja Schottky TTL (LSTTL). Se especifican de acuerdo con no. estándar 7A de JEDEC. El 74AHC/AHCT595 es un registro de cambio serial de 8 etapas con un registro de almacenamiento y 3 salidas del estado. El registro de cambio tiene relojes separados. Los datos se desplazan en las transiciones positivo-que van de la entrada de SHCP. Los datos en cada registro se transfieren al registro de almacenamiento en una transición positivo-que va de la entrada de STCP. Si ambos relojes están conectados juntos, el registro de cambio será siempre un impulso de reloj delante del registro de almacenamiento. El registro de cambio tiene una entrada serial (DS) y una salida estándar serial (Q7) para conectar en cascada. También se proporciona el reset asincrónico (PUNTO BAJO activo) para las 8 etapas del registro de cambio. El registro de almacenamiento tiene 8 3 salidas paralelas del conductor del autobús del estado. Los datos en el registro de almacenamiento aparecen en la salida siempre que la salida permita la entrada (OE) sea BAJA.
de 8 bits serial-en/registro de cambio serial o paralelo-hacia fuera con los cierres de la salida; estado 3

