Tipo en doble canal circuitos integrados de Flip Flop Cmos, chips CI programados CD4013BM96 de D
programmable logic ic
,CD4013
,CD4013BM96
D-tipo en doble canal programable Flip Flop de IC CD4013BM96 SOIC-14 Cmos IC de la lógica de SMD
DESCRIPCIÓN
El dispositivo de CD4013B consiste en dos idénticos, dato-tipo independiente balanceos. Cada balanceo tiene datos independientes, el sistema, el reset, y entradas de reloj y salidas de Q y de Q. Estos dispositivos se pueden utilizar para los usos del registro de cambio, y, conectando salida de Q con la entrada de datos, para los usos contrarios y de palanca.
El presente del nivel de la lógica en la entrada de D se transfiere a la salida de Q durante la transición positivo-que va del impulso de reloj. Está fijando o reajustando la independiente del reloj y es lograda por un nivel en el sistema o la línea del reset, respectivamente.
Los tipos de CD4013B se suministran en la dual-en-línea paquetes plásticos (sufijo de E), 14 paquetes del pequeño-esquema del perno (los sufijos de M, de la TA, de M96, y de NSR), y 14 paquetes finos de 14 pernos del pequeño-esquema del encogimiento del perno (los sufijos del picovatio y del PWR).
CARACTERÍSTICAS
Capacidad asincrónica del Sistema-reset
Operación del balanceo estático
Operación de velocidad mediana: Tarifa de palanca del reloj (típico) de 16 megaciclos en la fuente 10-V
Simétrico estandardizada hizo salir características
Corriente entrada máxima de 1-µA en 18 V sobre la gama de temperaturas del paquete completo:
nA 100 en 18 V y 25°C
Margen de ruido (sobre la gama de temperaturas del paquete completo):
1 V en VDD = 5 V
2 V en VDD = 10 V
2,5 V en VDD = 15 V
Usos
Registro de cambio
Contrario y de palanca

