Conductores del reloj del reloj del ICS del contador de tiempo del reloj de CDCVF2505PWR y reloj de la distribución 3.3V PLL
timer ic chip
,time delay ic chip
Conductores del reloj del reloj del ICS del contador de tiempo del reloj de CDCVF2505PWR y reloj de la distribución 3.3V PLL
Características 1
- Conductor del reloj del lazo del seguimiento de fase para la COPITA síncrona y los usos de fines generales
-
Reloj del espectro de extensión compatible
-
Frecuencia de funcionamiento: 24 megaciclos a 200 megaciclos
-
Inquietud baja (Ciclo-a-ciclo): <>
-
Distribuye un reloj entran a un banco de cinco salidas (CLKOUT usados para adaptar el retraso de la entrada-salida)
-
Los Tres-estados hacen salir cuando no hay reloj entrado
-
Actúa desde la sola fuente 3.3-V
-
Disponible en paquetes de 8-Pin TSSOP y de 8-Pin SOIC
-
Consume menos de 100 mA (de típico) en poder abajo del modo
-
El bucle de retroalimentación interno se utiliza para sincronizar las salidas al reloj entrado
-
serie del En-microprocesador 25-Ω que humedece los resistores
-
El filtro de lazo integrado de RC PLL elimina la necesidad de componentes externos
2 usos
-
Copitas síncronas
-
Usos industriales
-
Almacenadores intermediarios de fines generales del reloj del Cero-retraso
Descripción 3
El CDCVF2505 es un de alto rendimiento, bajo-posición oblicua, bajo-inquietud, conductor del reloj del lazo del seguimiento de fase (PLL). Este dispositivo utiliza un PLL para alinear exacto los relojes de la salida (1Y [0-3] y CLKOUT) con la señal de reloj de la entrada (CLKIN) en frecuencia y fase. El CDCVF2505 actúa en 3,3 V y también proporciona los resistores serie-que humedecen integrados que hacen ideal para que el punto de alimentación señale cargas.
Un banco de cinco salidas proporciona la bajo-posición oblicua, copias de la bajo-inquietud de CLKIN. Los ciclos de trabajo de la salida se ajustan al 50 por ciento, independiente del ciclo de trabajo en CLKIN. El dispositivo entra automáticamente modo del poder-abajo cuando no se aplica ninguna señal de entrada a CLKIN.
El filtro de lazo para el PLLs es en-microprocesador incluido. Esto minimiza la cuenta componente, el espacio, y el coste.
El CDCVF2505 se caracteriza para la operación – de 40°C a 85°C.
Información del dispositivo
|
NÚMERO DE PARTE |
PAQUETE |
TAMAÑO DE CUERPO (NOM) |
|
CDCVF2505 |
SOIC (8) |
4,90 milímetros de × 3,90 milímetros |
|
TSSOP (8) |
4,40 milímetros de × 3,00 milímetros |

