PATIO M-LVDS XCVR de IC 125MHZ del interfaz de IC LVDS del interfaz de DS91M040TSQ/NOPB UART
uart multiplexer ic
,uart level shifter ic
PATIO M-LVDS XCVR de IC 125MHZ del interfaz de IC LVDS del interfaz de DS91M040TSQ/NOPB UART
CARACTERÍSTICAS
- DC - inquietud baja 125 megaciclos/250 de Mbps, posición oblicua baja, operación de la energía baja
-
La gama entrada ancha del voltaje de modo común permite hasta ±1V del ruido de la tierra
-
Se ajusta al estándar de TIA/EIA-899 M-LVDS
-
Tipo del receptor de Pin Selectable M-LVDS (1 o 2)
-
Los tiempos de transición controlados (tipo de 2,0 ns) minimizan reflexiones
-
8 kilovoltios de ESD en los pernos de la entrada-salida de M-LVDS protegen componentes colindantes
-
Atraviese Pinout simplifica la disposición del PWB
-
Pequeños 5 milímetros x 5 paquete del ahorro de espacio del milímetro WQFN-32
USOS
-
Multidrop/distribución de múltiples puntos del reloj y de los datos
-
De alta velocidad, energía baja, alternativa del Cortocircuito-alcance a TIA/EIA-485/422
-
Distribución de reloj en AdvancedTCA (ATCA) y diagrama de sistemas de las placas madre de MicroTCA (μTCA, uTCA)
DESCRIPCIÓN
El DS91M040 es un transmisor-receptor del patio M-LVDS diseñado para conducir/que recibe señales del reloj o de datos a/desde hasta cuatro redes de múltiples puntos.
M-LVDS (LVDS de múltiples puntos) es una nueva familia de dispositivos del interfaz de autobús basados en la tecnología de LVDS diseñada específicamente para los usos de múltiples puntos y del multidrop del cable y de la placa madre. Diferencia de LVDS estándar en el abastecimiento de la corriente de impulsión creciente para manejar las terminaciones dobles que se requieren en usos multi del punto. Los tiempos de transición controlados minimizan las reflexiones que son comunes en las configuraciones de múltiples puntos debido a los trozos unterminated. Los dispositivos de M-LVDS también tienen una gama muy grande del voltaje de modo común de la entrada para el margen de ruido adicional en ambientes pesadamente cargados y ruidosos de la placa madre.
Un solo canal DS91M040 es un transmisor-receptor semidúplex que acepta señales de LVTTL/LVCMOS en las entradas del conductor y las convierte a los niveles de señal diferenciados del m LVDS. Las entradas del receptor aceptan las señales diferenciadas de la baja tensión (LVDS, BLVDS, M-LVDS, LVPECL y CML) y las convierten a las señales de 3V LVCMOS. El DS91M040 apoya el tipo 1 y el tipo - 2 entradas de M-LVDS del receptor.

W25N01GVZEIG SLC Nand Flash Memory IC 3V 1G MORDIÓ Winbond TW SPI

PF48F4400P0VBQEK existencias nuevas y originales

Memoria Flash ACCIÓN NUEVA Y ORIGINAL de IC de DSPIC30F3011-30I/PT

ACCIÓN NUEVA Y ORIGINAL DE IR2110PBF

Chip CI de memoria Flash de S25FL032P0XMFI010 SOP8 104MHz

Circuito integrado dual de la memoria de Spi del patio del PEDAZO de destello serial del microprocesador 3V los 8M de W25Q80DVSNIG

Módulo IRF520 de la impulsión PWM Controlador de MOS Tube Field Effect Single-Chip

MAX485, RS485 módulo TTL RS-485 al módulo TTL a 485
