El interfaz IC de SN65HVD251DR UART PUEDE mecanografiar a MODO ESPERA la alta impedancia de entrada
uart multiplexer ic
,uart level shifter ic
El interfaz IC de SN65HVD251DR UART PUEDE interconectar el MODO ESPERA de IC
Características 1
- Reemplazo mejorado reunión informal para el PCA82C250 y el PCA82C251
-
Protección de la Autobús-falta de ±36 V
-
Resuelve o excede ISO 11898
-
Señalización de las tarifas (1) hasta 1 Mbps
-
La alta impedancia de entrada permite hasta 120 nodos en un autobús
-
La protección del Pin ESD del autobús excede 14 kilovoltios HBM
-
El nodo Unpowered no perturba el autobús
-
Modo espera de poca intensidad: μA 200 típico
-
Protección termal del cierre
-
El ciclo inicial y el poder-Abajo Interferencia-libres PUEDEN transportar la protección para Caliente-tapar
-
Identificación #806 del vendedor de DeviceNet
2 usos
- Ómnibus de datos de la PODER
- Automatización industrial
- Interfaz estándar del ómnibus de datos del estándar del interfaz NMEA 2000 del ómnibus de datos del SAE J1939
Descripción 3
El HVD251 se piensa para el uso en los usos que emplean la capa física de la comunicación serial de Area Network del regulador (PUEDA) de acuerdo con el estándar del ISO 11898. El HVD251 proporciona diferencial transmite capacidad al autobús y el diferencial recibe capacidad a un regulador de la PODER en acelera a 1 megabit por segundo (Mbps).
Diseñado para la operación en ambientes duros, el dispositivo ofrece el cruz-alambre, la sobretensión y la pérdida de protección de tierra a ±36 V. También se ofrecen la protección de sobrecalentamiento así como – 7-V a la gama del común-modo 12-V, y la tolerancia a los transeúntes de ±200 V. El transmisor-receptor interconecta el regulador de terminación única de la PODER con el autobús diferenciado de la PODER encontrado en la automatización industrial, constructiva, y usos automotrices.
Rs, perno 8, selecciona uno de diverso modo de operación tres: control de alta velocidad, de la cuesta, o modo de baja potencia. El modo de operación de alta velocidad es seleccionado conectando el perno 8 con la tierra, permitiendo que los transistores de la salida del transmisor cambien tan rápido come sea posible sin la limitación en la cuesta de la subida y de la caída. La cuesta de la subida y de la caída puede ser ajustada conectando un resistor para moler en el perno 8; la cuesta es proporcional a la corriente de la salida del perno. El control de la cuesta con un valor externo del resistor del kΩ 10 da sobre 15-V/tarifa de ciénaga de los μs; el kΩ 100 da sobre tarifa de ciénaga 2-V/μs.
Si un alto nivel de la lógica se aplica al perno 8 de Rs, el dispositivo entra en un modo espera de poca intensidad donde se apaga el conductor y el receptor sigue siendo activo. El regulador local del protocolo vuelve el dispositivo al modo normal cuando transmite al autobús.
Información del dispositivo
NÚMERO DE PARTE |
PAQUETE |
TAMAÑO DE CUERPO (NOM) |
SN55HVD251 |
WSON (8) |
4,00 milímetros de × 4,00 milímetros |
SN65HVD251 |
SOIC (8) |
4,90 milímetros de × 3,91 milímetros |
PDIP (8) |
9,81 milímetros de × 6,35 milímetros |

W25N01GVZEIG SLC Nand Flash Memory IC 3V 1G MORDIÓ Winbond TW SPI

PF48F4400P0VBQEK existencias nuevas y originales

Memoria Flash ACCIÓN NUEVA Y ORIGINAL de IC de DSPIC30F3011-30I/PT

ACCIÓN NUEVA Y ORIGINAL DE IR2110PBF

Chip CI de memoria Flash de S25FL032P0XMFI010 SOP8 104MHz

Circuito integrado dual de la memoria de Spi del patio del PEDAZO de destello serial del microprocesador 3V los 8M de W25Q80DVSNIG

Módulo IRF520 de la impulsión PWM Controlador de MOS Tube Field Effect Single-Chip

MAX485, RS485 módulo TTL RS-485 al módulo TTL a 485
