WS-senior TPS53679 (de IC PMIC de la gestión de la trayectoria del poder de TPS53679RSBR parte VR13)
power management integrated circuit
,battery charge management ic
WS-senior TPS53679 (de IC PMIC de la gestión de la trayectoria del poder de TPS53679RSBR parte VR13)
Características 1
-
Intel VR13 VID serial (SVID) obediente
-
Característica completa del servidor VR13 fijada incluyendo Digitaces
Monitor de la energía entrada
-
Remuneraciones programables del lazo
-
Configurable con la memoria permanente (MNV) para
Cuentas componentes externas bajas
-
Calibraciones actuales e informes de la fase individual
-
Fase dinámica que vierte con programable
Umbral actual para la eficacia óptima en la luz
y cargas pesadas
-
Fase-adición rápido para la reducción del aterrizaje corto
(USR)
-
VR12.0 posterior y VR12.5 compatibles
-
DAC de 8 bits con 5 a elección milivoltio o 10 milivoltio
Gamas de la resolución y de la salida a partir de 0,25 V a 1,52 V o 0,5 a 2,8125 V para los canales duales
2 usos
• ASIC necesita los carriles duales del poder
• Configuración Driverless para la transferencia de alta frecuencia eficiente
• Totalmente compatible con la etapa del poder de NextFETTM del TI para las soluciones de alta densidad
• Colocación exacta, ajustable del voltaje
• Equilibrio patentado de la fase de AutoBalanceTM
• A elección, límite actual de la Por-fase llana 16 • Interfaz de sistema de PMBusTM para la telemetría de
Voltaje, actual, poder, temperatura, y falta
Condiciones
• Transiciones dinámicas del voltaje de salida con
Tarifas de ciénaga programables vía SVID o PMBus
Interfaz
• Gama del voltaje de la conversión: 4,5 V a 17 V • Corriente quieta baja
• Poder de alto rendimiento del procesador
Descripción 3
El TPS53679 es completamente regulador descender obediente de VR13 SVID con los canales duales, la memoria permanente incorporada (MNV), y el interfaz de PMBusTM, y es totalmente compatible con la etapa de NexFET TMpower del TI. Las características del control avanzado tales como arquitectura de D-CAP+TM con la reducción del aterrizaje corto (USR) proporcionan respuesta transitoria rápida, capacitancia de salida baja, y la buena distribución actual. El dispositivo también proporciona estrategia nueva de la interpolación de la fase y la fase dinámica que vierten para la mejora de la eficacia en diversas cargas. Control ajustable de la tarifa y del voltaje de ciénaga de VCORE que colocan la ronda hacia fuera las características de Intel® VR13TM. Además, el dispositivo apoya el interfaz de comunicaciones de PMBus para divulgar la telemetría del voltaje, de la corriente, del poder, de la temperatura, y de las condiciones de falta a los sistemas. Todos los parámetros programables se pueden configurar por el interfaz de PMBus y se pueden almacenar en la MNV como los nuevos valores predeterminados para minimizar la cuenta componente externa.
El dispositivo TPS53679 si está ofrecido en - el perno QFN empaquetó y es clasificado actuar desde – un 40°C termalmente aumentado a 125°C.
Cuadro 1-1. Información del dispositivo
NÚMERO DE PARTE | PAQUETE | TAMAÑO DE CUERPO |
TPS53679 | QFN (40) | 5 milímetros de × 5 milímetros |

W25N01GVZEIG SLC Nand Flash Memory IC 3V 1G MORDIÓ Winbond TW SPI

PF48F4400P0VBQEK existencias nuevas y originales

Memoria Flash ACCIÓN NUEVA Y ORIGINAL de IC de DSPIC30F3011-30I/PT

ACCIÓN NUEVA Y ORIGINAL DE IR2110PBF

Chip CI de memoria Flash de S25FL032P0XMFI010 SOP8 104MHz

Circuito integrado dual de la memoria de Spi del patio del PEDAZO de destello serial del microprocesador 3V los 8M de W25Q80DVSNIG

Módulo IRF520 de la impulsión PWM Controlador de MOS Tube Field Effect Single-Chip

MAX485, RS485 módulo TTL RS-485 al módulo TTL a 485
