Enviar mensaje
Hogar > productos > Unidad de microcontrolador MCU > Regulador periférico de alta velocidad CY7C68013A-56PVXI del microcontrolador USB de EZ-USB FX2LP USB

Regulador periférico de alta velocidad CY7C68013A-56PVXI del microcontrolador USB de EZ-USB FX2LP USB

fabricante:
Fabricante
Categoría:
Unidad de microcontrolador MCU
Precio:
Negotiate
Forma de pago:
T/T, Western Union, Paypal
Especificaciones
Temperatura de almacenamiento:
– 65°C a +150°C
Disipación de poder:
300 mW
Voltaje de la descarga estática:
>2000 V
Max Output Current, por puerto de la entrada-salida:
10 mA
Voltaje de fuente:
+3,00 V a +3,60 V
Voltaje de tierra:
0 V
Punto culminante:

circuit board ic

,

electronic components ic

Introducción

Regulador periférico de alta velocidad del microcontrolador USB de EZ-USB FX2LP™ USB

CY7C68013A, CY7C68014A, CY7C68015A, CY7C68016A

1. Características (CY7C68013A/14A/15A/16A)

■USB 2,0 USB SI es de alta velocidad certificada (TID # 40460272)

■Solo transmisor-receptor de Chip Integrated USB 2,0, SIE elegante, y microprocesador aumentado 8051

■Ajuste, forma, y función compatible con el FX2

Pin del ❐ compatible

El ❐ se opone el código compatible

❐ funcionalmente compatible (FX2LP es un superconjunto)

■Poder ultrabajo: ICC ningún más de 85 mA en cualquier modo

Ideal del ❐ para el autobús y los usos con pilas

■Software: 8051 funcionamientos del código de:

❐ RAM interno, que se transfiere con el USB

❐ RAM interno, que se carga de EEPROM

Dispositivo de memoria externo del ❐ (paquete de 128 pernos)

■16 kilobytes de código/de los datos RAM del En-microprocesador

■Cuatro BULTOS programables, INTERRUPCIÓN, y puntos finales ISÓCRONAS

Opciones que protegen del ❐: doble, triple, y patio

■(BULK/INTERRUPT) punto final programable adicional de 64 bytes

■interfaz de 8 bits o de 16 bits de los datos externos

■Medios generación estándar elegante del ECC

■GPIF (interfaz programable general)

El ❐ permite la conexión directa a la mayoría de las interfaces paralelas

Descriptores programables de la forma de onda del ❐ y registros de la configuración para definir formas de onda

El ❐ apoya múltiple alista las entradas (RDY) y las salidas del control (CTL)

■Integrado, estándar industrial aumentado 8051

❐ operación de 48 megaciclos, de 24 CPU del megaciclo, o de 12 megaciclos

Relojes del ❐ cuatro por ciclo de instrucción

❐ dos USARTs

Contador/contadores de tiempo del ❐ tres

Sistema de interrupción ampliado ❐

Indicadores de datos del ❐ dos

■operación 3.3V con las entradas tolerantes 5V

■Interrupciones Vectored del USB e interrupciones de GPIF/FIFO

■Almacenadores intermediarios de datos separados para las porciones de la disposición y de los datos de una transferencia de CONTROL

■Regulador integrado de I2C, funcionamientos en 100 o 400 kilociclos

■Cuatro FIFOs integrado

El ❐ integró un coste más bajo de la lógica del pegamento y de sistema de FIFOs

Conversión automática del ❐ a y desde los autobuses de 16 bits

Operación principal o auxiliar del ❐

El ❐ utiliza el reloj externo o estroboscópicos asincrónicos

Interfaz fácil del ❐ a ASIC y a DSP ICs

■Disponible en el grado comercial e industrial de la temperatura (todos los paquetes excepto VFBGA)

Bloque diagrama de la lógica

1,1 características (CY7C68013A/14A únicos)

CY7C68014A: Ideal para los usos con pilas

El ❐ suspende la corriente: μA 100 (tipo)

■CY7C68013A: Ideal para los usos no con pilas

El ❐ suspende actual: μA 300 (tipo)

■Disponible en cinco paquetes Pb-libres con hasta 40 GPIOs

perno TQFP (40 GPIOs), 100 perno TQFP (40 GPIOs), 56 perno QFN (24 GPIOs) del ❐ 128,

56-pin SSOP (24 GPIOs), y 56 perno VFBGA (24 GPIOs)

1,2 características (CY7C68015A/16A únicos)

CY7C68016A: Ideal para los usos con pilas

El ❐ suspende actual: μA 100 (tipo)

■CY7C68015A: Ideal para los usos no con pilas

El ❐ suspende actual: μA 300 (tipo)

■Disponible en 56 el paquete Pb-libre del perno QFN (26 GPIOs)

❐ dos más GPIOs que CY7C68013A/14A permitiendo características adicionales en la misma huella

El EZ-USB FX2LP™ (CY7C68013A/14A) de Cypress es una versión de la energía baja del EZ-USB FX2™ (CY7C68013), que es un altamente integrado, microcontrolador de la energía baja USB 2,0. Integrando el transmisor-receptor del USB 2,0, el motor de la interfaz en serie (SIE), el microcontrolador aumentado 8051, y un interfaz periférico programable en un solo microprocesador,

Cypress ha creado una solución rentable que provee de ventajas superiores del tiempo-a-mercado energía baja de permitir el autobús accionó usos.

La arquitectura ingeniosa de los resultados de FX2LP en tasas de transferencia de los datos de más de 53 MBYTEs por segundo, el ancho de banda máximo permitido del USB 2,0, mientras que aún usando un microcontrolador del bajo costo 8051 en un paquete tan pequeño como 56 VFBGA (5 milímetros x 5 milímetros). Porque incorpora el transmisor-receptor del USB 2,0, el FX2LP es más económico, proporcionando una solución más pequeña de la huella que USB 2,0 SIE o puestas en práctica externas del transmisor-receptor. Con EZ-USB FX2LP, el Cypress Smart SIE dirige la mayor parte del USB 1,1 y el protocolo 2,0 en el hardware, liberando el microcontrolador integrado para las funciones específicas a la aplicación y disminuyendo tiempo de desarrollo para asegurar compatibilidad del USB.

El interfaz programable general (GPIF) y Endpoint maestro/satélite primero en entrar, primero en salir (ómnibus de datos de 8 bits o de 16 bits) proporciona un interfaz fácil y glueless a los interfaces populares tales como ATA, UTOPÍA, EPP, PCMCIA, y la mayoría de DSP/processors.

El FX2LP dibuja menos actual que el FX2 (CY7C68013), tiene los el código/datos dobles RAM del en-microprocesador, y es ajuste, forma y función compatibles con 56, 100, y 128 el perno FX2.

Cinco paquetes se definen para la familia: 56VFBGA, 56 SSOP, 56 QFN, 100 TQFP, y 128 TQFP.

2. Usos

Video portátil

■Conversión de MPEG/TV

■Módems del DSL

■Interfaz de ATA

■Lectores de tarjetas de memoria

■Dispositivos de la conversión de la herencia

■Cámaras

■Escáneres

■PNA casero

■LAN inalámbrico

■Jugadores MP3

■Establecimiento de una red

3. Grados máximos absolutos

Exceder grados máximos puede empeorar la vida útil del dispositivo. Estas instrucciones del usuario no se prueban.

Temperatura de almacenamiento ...................................... – 65°C a +150°C

Temperatura ambiente con

............................... 0°C (comercial) suministrado poder a +70°C

Temperatura ambiente con

............................ – 40°C (industrial) suministrado poder a + 105°C

Voltaje de fuente para moler potencial .................... – 0.5V a +4.0V

Voltaje de entrada CC a cualquier Pin entrado [15] ................................ 5.25V

Voltaje de DC aplicado a las salidas

en el alto estado .......................................... – 0.5V de Z a VCC + 0.5V

Disipación de poder .......................................................... 300 mW

Voltaje de la descarga estática ................. ............................... >2000V

Max Output Current, por puerto de la entrada-salida ...................................... 10 mA

Max Output Current, los cinco puertos de la entrada-salida

(128 100 del perno paquetes - y) ............................................ 50 mA

4. Condiciones de funcionamiento

TA (temperatura ambiente debajo de diagonal)

Anuncio publicitario ........................................................... 0°C a +70°C

TA (temperatura ambiente debajo de diagonal)

........................................................... – 40°C industrial a +105°C

Voltaje de fuente ................................................ +3.00V a +3.60V

Voltaje de tierra ....................................................................... 0V

FOSC (oscilador o Crystal Frequency) ............ 24 megaciclos de ± 10 PPM,

Resonante paralelo

Envíe el RFQ
Común:
MOQ:
10pcs