Enviar mensaje
Hogar > productos > Unidad de microcontrolador MCU > Microchips Y Circuitos Integrados LPC1752FBD80K 32- bit ARM Cortex - microcontrolador M3

Microchips Y Circuitos Integrados LPC1752FBD80K 32- bit ARM Cortex - microcontrolador M3

fabricante:
Fabricante
Descripción:
Solo-corazón de 32 bits 100MHz 64KB (64K x 8) 80-LQFP DE DESTELLO (12x12) de IC del microcontrolador
Categoría:
Unidad de microcontrolador MCU
Precio:
Negotiate
Forma de pago:
T/T, Western Union, Paypal
Especificaciones
Voltaje de fuente:
3,3 V
voltaje de entrada en el perno VBAT:
−0.5 a +4,6 V
Voltaje entrado análogo:
−0.5 a +5,1 V
Fuente actual:
100 mA
Temperatura de almacenamiento:
−40 al °C +150
disipación de poder total (por el paquete):
1,5 w
Punto culminante:

ic programmer circuit

,

programmable audio chip

Introducción

 

Microchips Y Circuitos Integrados LPC1752FBD80 32- bit ARM Cortex - microcontrolador M3

 

Descripción general

 

El LPC1766 es un microcontrolador basado en ARM Cortex-M3 para aplicaciones integradas que presenta un alto nivel de integración y bajo consumo de energía.El ARM Cortex-M3 es un núcleo de próxima generación que ofrece mejoras del sistema, como funciones de depuración mejoradas y un mayor nivel de integración de bloques de soporte.

El LPC1766 funciona a frecuencias de CPU de hasta 80 MHz.La CPU ARM Cortex-M3 incorpora una canalización de 3 etapas y utiliza una arquitectura Harvard con buses de instrucción y datos locales separados, así como un tercer bus para periféricos.La CPU ARM Cortex-M3 también incluye una unidad interna de captación previa que admite la bifurcación especulativa.

El complemento periférico del LPC1766 incluye 256 kB de memoria flash, 64 kB de memoria de datos, Ethernet MAC, dispositivo USB/Host/interfaz OTG, controlador DMA de propósito general de 8 canales, 4 UART, 2 canales CAN, 2 controladores SSP, SPI interfaz, 3 interfaces I 2C, interfaz I2S de 2 entradas más 2 salidas, ADC de 12 bits de 8 canales, DAC de 10 bits, PWM de control de motor, interfaz de codificador de cuadratura, 4 temporizadores de uso general, PWM de uso general de 6 salidas, ultra -RTC de baja potencia con suministro de batería independiente y hasta 70 pines de E/S de uso general.

El LPC1766 es compatible con pines del microcontrolador basado en ARM7 LPC2366.

 

Características

  • „ Procesador ARM Cortex-M3, que funciona a frecuencias de hasta 80 MHz.Se incluye una unidad de protección de memoria (MPU) compatible con ocho regiones.„
  • Controlador de interrupción vectorial anidado (NVIC) integrado ARM Cortex-M3.„
  • Memoria de programación flash en chip de 256 kB.El acelerador de memoria flash mejorado permite un funcionamiento de alta velocidad de 80 MHz sin estados de espera.„
  • Programación en el sistema (ISP) y Programación en la aplicación (IAP) a través del software de cargador de arranque en el chip.„
  • La SRAM en chip de 64 kB incluye: ‹
    • 32 kB de SRAM en la CPU con código local/bus de datos para acceso a la CPU de alto rendimiento.‹
    • Dos bloques SRAM de 16 kB con rutas de acceso separadas para un mayor rendimiento.Estos bloques SRAM se pueden usar para memoria Ethernet, USB y DMA, así como para instrucción de CPU de propósito general y almacenamiento de datos.
  • Controlador DMA de propósito general (GPDMA) de ocho canales en la matriz multicapa AHB que se puede usar con el SSP, I2S, UART, los periféricos del convertidor analógico a digital y digital a analógico, señales de coincidencia de temporizador y para memoria a -transferencias de memoria.„
  • La interconexión de matriz AHB multicapa proporciona un bus separado para cada maestro AHB.Los maestros AHB incluyen la CPU, el controlador DMA de uso general, Ethernet MAC y la interfaz USB.Esta interconexión proporciona comunicación sin demoras de arbitraje.„
  • El bus APB dividido permite un alto rendimiento con pocas paradas entre la CPU y DMA.„
  • Interfaces serie: ‹
    • Ethernet MAC con interfaz RMII y controlador DMA dedicado.‹
    • Dispositivo USB 2.0 de alta velocidad/Host/Controlador OTG con controlador DMA dedicado y PHY en chip para funciones de dispositivo, Host y OTG.‹
    • Cuatro UART con generación de velocidad de transmisión fraccionaria, FIFO interno, compatibilidad con DMA y compatibilidad con RS-485.Un UART tiene E/S de control de módem y un UART tiene soporte para IrDA.‹
    • Controlador CAN 2.0B de dos canales.‹
    • Controlador SPI con comunicación síncrona, serie, dúplex completo y longitud de datos programable.‹
    • Dos controladores SSP con FIFO y capacidades multiprotocolo.Las interfaces SSP se pueden utilizar con el controlador GPDMA.‹
    • dos yo2Interfaces de bus C que admiten el modo rápido con una velocidad de datos de 400 kbits/s con reconocimiento de direcciones múltiples y modo de monitor.‹
    • Una i2Interfaz de bus C compatible con la especificación de bus I2C completa y el modo rápido más con una velocidad de datos de 1 Mbit/s con reconocimiento de direcciones múltiples y modo de monitor.
    • < I2Interfaz S (Inter-IC Sound) para entrada o salida de audio digital, con control de frecuencia fraccionaria.La interfaz I2S se puede utilizar con GPDMA.La interfaz I2S admite transmisión y recepción de datos de 3 y 4 cables, así como entrada/salida de reloj maestro.
  • „ Otros periféricos: ‹
    • 70 pines de E/S de propósito general (GPIO) con resistencias pull-up/down configurables y un nuevo modo de operación de drenaje abierto configurable.‹
    • Convertidor de analógico a digital (ADC) de 12 bits con multiplexación de entrada entre ocho pines, tasas de conversión de hasta 1 MHz y múltiples registros de resultados.El ADC de 12 bits se puede utilizar con el controlador GPDMA.‹
    • Convertidor de digital a analógico (DAC) de 10 bits con temporizador de conversión dedicado y compatibilidad con DMA.‹
    • Cuatro temporizadores/contadores de propósito general, con un total de ocho entradas de captura y diez salidas de comparación.Cada bloque de temporizador tiene una entrada de conteo externa y soporte DMA.‹
    • Control de un motor PWM con soporte para control de motores trifásicos.‹
    • Interfaz de codificador de cuadratura que puede monitorear un codificador de cuadratura externo.‹
    • Un bloque PWM/temporizador estándar con entrada de conteo externo.‹
    • Reloj en tiempo real (RTC) con un dominio de energía separado y un oscilador RTC dedicado.El bloque RTC incluye 64 bytes de registros de respaldo alimentados por batería.‹
    • Watchdog Timer (WDT) restablece el microcontrolador dentro de un período de tiempo razonable si ingresa en un estado erróneo.‹
    • Temporizador de pulsos del sistema, incluida una opción de entrada de reloj externo.‹
    • El temporizador de interrupción repetitiva proporciona interrupciones programadas y repetitivas.
    • Cada periférico tiene su propio divisor de reloj para ahorrar más energía.„
  • Interfaz estándar de prueba/depuración JTAG para compatibilidad con las herramientas existentes.Opciones de puerto de rastreo de cable serie y depuración de cable serie.„
  • El módulo de rastreo de emulación permite el rastreo en tiempo real de alta velocidad y no intrusivo de la ejecución de instrucciones.„
  • La PMU (unidad de administración de energía) integrada ajusta automáticamente los reguladores internos para minimizar el consumo de energía durante los modos de suspensión, suspensión profunda, apagado y apagado profundo.„
  • Cuatro modos de energía reducida: Suspensión, Suspensión profunda, Apagado y Apagado profundo.„
  • Fuente de alimentación única de 3,3 V (2,4 V a 3,6 V).„
  • Cuatro entradas de interrupción externas configurables como sensibles al borde/nivel.Todos los pines en PORT0 y PORT2 se pueden usar como fuentes de interrupción sensibles al borde.„
  • Entrada de interrupción no enmascarable (NMI).„
  • Función de salida de reloj que puede reflejar el reloj del oscilador principal, el reloj IRC, el reloj RTC, el reloj de la CPU y el reloj USB.„
  • El Wakeup Interrupt Controller (WIC) permite que la CPU se despierte automáticamente de cualquier interrupción de prioridad que pueda ocurrir mientras los relojes están detenidos en los modos de suspensión profunda, apagado y apagado profundo.„
  • Activación del procesador desde el modo de apagado a través de interrupciones de varios periféricos.„
  • Detección de caída de voltaje con umbral separado para interrupción y reinicio forzado.„
  • Restablecimiento de encendido (POR).„
  • Oscilador de cristal con un rango operativo de 1 MHz a 24 MHz.„
  • Oscilador RC interno de 4 MHz recortado al 1 % de precisión que puede usarse opcionalmente como un reloj del sistema.„
  • PLL permite el funcionamiento de la CPU hasta la tasa máxima de CPU sin necesidad de un cristal de alta frecuencia.Puede ejecutarse desde el oscilador principal, el oscilador RC interno o el oscilador RTC.
  • „ USB PLL para mayor flexibilidad.„
  • Code Read Protection (CRP) con diferentes niveles de seguridad.„
  • Disponible como paquete LQFP de 100 pines (14 x 14 x 1,4 mm).

Aplicaciones

  • „eMetering „
  • Encendiendo "
  • Redes industriales „
  • Sistemas de alarma "
  • Electrodomésticos "
  • Control del motor

Diagrama de bloques

 

 

Esquema del paquete

LQFP100: paquete plano cuádruple de perfil bajo de plástico;100 pistas;cuerpo 14 x 14 x 1,4 mm SOT407-1

 

Envíe el RFQ
Común:
MOQ:
10pcs